• <center id="ckp5g"></center>
    <thead id="ckp5g"><video id="ckp5g"></video></thead>

      <bdo id="ckp5g"></bdo>
      1. <button id="ckp5g"><video id="ckp5g"><small id="ckp5g"></small></video></button>
        中文字幕av日韩精品一区二区,少妇厨房愉情理伦片bd在线观看 ,久久久久人妻精品一区三寸蜜桃 ,91久久精品亚洲中文字幕无码,三级国产三级在线,A亚洲VA欧美VA国产综合,无码人妻AV一区二区三区蜜臀,日韩精品久久久久久免费

        收藏壹芯微 | 在線留言| 網站地圖

        您好!歡迎光臨壹芯微科技品牌官網

        壹芯微

        深圳市壹芯微科技有限公司二極管·三極管·MOS管·橋堆

        全國服務熱線:13534146615

        壹芯微二極管
        首頁 » 壹芯微資訊中心 » 常見問題解答 » cmos電路中esd保護結構原理及應用

        cmos電路中esd保護結構原理及應用

        返回列表來源:壹芯微 發(fā)布日期 2022-11-29 瀏覽:-

        ESD(靜電放電)是CMOS電路中最為嚴重的失效機理之一,嚴重的會造成電路自我燒毀。論述了CMOS集成電路ESD保護的必要性,研究了在CMOS電路中ESD保護結構的設計原理,分析了該結構對版圖的相關要求,重點討論了在I/O電路中ESD保護結構的設計要求。

        1 引言

        靜電放電會給電子器件帶來破壞性的后果,它是造成集成電路失效的主要原因之一。隨著集成電路工藝不斷發(fā)展,CMOS電路的特征尺寸不斷縮小,管子的柵氧厚度越來越薄,芯片的面積規(guī)模越來越大,MOS管能承受的電流和電壓也越來越小,而外圍的使用環(huán)境并未改變,因此要進一步優(yōu)化電路的抗ESD性能,如何使全芯片有效面積盡可能小、ESD性能可靠性滿足要求且不需要增加額外的工藝步驟成為IC設計者主要考慮的問題。

        2 ESD保護原理

        ESD保護電路的設計目的就是要避免工作電路成為ESD的放電通路而遭到損害,保證在任意兩芯片引腳之間發(fā)生的ESD,都有適合的低阻旁路將ESD電流引入電源線。這個低阻旁路不但要能吸收ESD電流,還要能箝位工作電路的電壓,防止工作電路由于電壓過載而受損。在電路正常工作時,抗靜電結構是不工作的,這使ESD保護電路還需要有很好的工作穩(wěn)定性,能在ESD發(fā)生時快速響應,在保護電路的同時,抗靜電結構自身不能被損壞,抗靜電結構的負作用(例如輸入延遲)必須在可以接受的范圍內,并防止抗靜電結構發(fā)生閂鎖。

        3 CMOS電路ESD保護結構的設計

        大部分的ESD電流來自電路外部,因此ESD保護電路一般設計在PAD旁,I/O電路內部。典型的I/O電路由輸出驅動和輸入接收器兩部分組成。ESD 通過PAD導入芯片內部,因此I/O里所有與PAD直接相連的器件都需要建立與之平行的ESD低阻旁路,將ESD電流引入電壓線,再由電壓線分布到芯片各個管腳,降低ESD的影響。具體到I/O電路,就是與PAD相連的輸出驅動和輸入接收器,必須保證在ESD發(fā)生時,形成與保護電路并行的低阻通路,旁路 ESD電流,且能立即有效地箝位保護電路電壓。而在這兩部分正常工作時,不影響電路的正常工作。

        常用的ESD保護器件有電阻、二極管、雙極性晶體管、MOS管、可控硅等。由于MOS管與CMOS工藝兼容性好,因此常采用MOS管構造保護電路。

        CMOS工藝條件下的NMOS管有一個橫向寄生n-p-n(源極-p型襯底-漏極)晶體管,這個寄生的晶體管開啟時能吸收大量的電流。利用這一現(xiàn)象可在較小面積內設計出較高ESD耐壓值的保護電路,其中最典型的器件結構就是柵極接地NMOS(GGNMOS,GateGroundedNMOS)。

        在正常工作情況下,NMOS橫向晶體管不會導通。當ESD發(fā)生時,漏極和襯底的耗盡區(qū)將發(fā)生雪崩,并伴隨著電子空穴對的產生。一部分產生的空穴被源極吸收,其余的流過襯底。由于襯底電阻Rsub的存在,使襯底電壓提高。當襯底和源之間的PN結正偏時,電子就從源發(fā)射進入襯底。這些電子在源漏之間電場的作用下,被加速,產生電子、空穴的碰撞電離,從而形成更多的電子空穴對,使流過n-p-n晶體管的電流不斷增加,最終使NMOS晶體管發(fā)生二次擊穿,此時的擊穿不再可逆,則NMOS管損壞。

        為了進一步降低輸出驅動上NMOS在ESD時兩端的電壓,可在ESD保護器件與GGNMOS之間加一個電阻。這個電阻不能影響工作信號,因此不能太大。畫版圖時通常采用多晶硅(poly)電阻。

        只采用一級ESD保護,在大ESD電流時,電路內部的管子還是有可能被擊穿。GGNMOS導通,由于ESD電流很大,襯底和金屬連線上的電阻都不能忽略,此時GGNMOS并不能箝位住輸入接收端柵電壓,因為讓輸入接收端柵氧化硅層的電壓達到擊穿電壓的是GGNMOS與輸入接收端襯底間的IR壓降。為避免這種情況,可在輸入接收端附近加一個小尺寸GGNMOS進行二級ESD保護,用它來箝位輸入接收端柵電壓,如圖1所示。
        311.jpg

        在畫版圖時,必須注意將二級ESD保護電路緊靠輸入接收端,以減小輸入接收端與二級ESD保護電路之間襯底及其連線的電阻。為了在較小的面積內畫出大尺寸的NMOS管子,在版圖中常把它畫成手指型,畫版圖時應嚴格遵循I/OESD的設計規(guī)則。

        如果PAD僅作為輸出,保護電阻和柵短接地的NMOS就不需要了,其輸出級大尺寸的PMOS和NMOS器件本身便可充當ESD防護器件來用,一般輸出級都有雙保護環(huán),這樣可以防止發(fā)生閂鎖。

        在全芯片的ESD結構設計時,注意遵循以下原則:

        (1)外圍VDD、VSS走線盡可能寬,減小走線上的電阻;

        (2)設計一種 VDD-VSS之間的電壓箝位結構,且在發(fā)生ESD時能提供VDD-VSS直接低阻抗電流泄放通道。對于面積較大的電路,最好在芯片的四周各放置一個這樣的結構,若有可能,在芯片外圍放置多個VDD、VSS的PAD,也可以增強整體電路的抗ESD能力;

        (3)外圍保護結構的電源及地的走線盡量與內部走線分開,外圍ESD保護結構盡量做到均勻設計,避免版圖設計上出現(xiàn)ESD薄弱環(huán)節(jié);

        (4)ESD保護結構的設計要在電路的ESD性能、芯片面積、保護結構對電路特性的影響如輸入信號完整性、電路速度、輸出驅動能力等進行平衡考慮設計,還需要考慮工藝的容差,使電路設計達到最優(yōu)化;

        (5)在實際設計的一些電路中,有時沒有直接的VDD-VSS電壓箝位保護結構,此時,VDD-VSS之間的電壓箝位及ESD電流泄放主要利用全芯片整個電路的阱與襯底的接觸空間。所以在外圍電路要盡可能多地增加阱與襯底的接觸,且N+P+的間距一致。若有空間,則最好在VDD、VSS的PAD旁邊及四周增加VDD-VSS電壓箝位保護結構,這樣不僅增強了VDD-VSS模式下的抗ESD能力,也增強了I/O-I/O模式下的抗ESD能力。

        一般只要有了上述的大致原則,在與芯片面積折中的考慮下,一般亞微米CMOS電路的抗ESD電壓可達到2500V以上,已經可以滿足商用民品電路設計的ESD可靠性要求。

        對于深亞微米超大規(guī)模CMOS IC的ESD結構設計,常規(guī)的ESD保護結構通常不再使用了,通常大多是深亞微米工藝的Foundry生產線都有自己外圍標準的ESD結構提供,有嚴格標準的ESD結構設計規(guī)則等,設計師只需調用其結構就可以了,這可使芯片設計師把更多精力放在電路本身的功能、性能等方面的設計。

        4 結束語

        ESD保護設計隨著CMOS工藝水平的提高而越來越困難,ESD保護已經不單是輸入腳或輸出腳的ESD保護設計問題,而是全芯片的靜電防護問題。

        芯片里每一個I/O電路中都需要建立相應的ESD保護電路,此外還要從整個芯片全盤考慮,采用整片(whole-chip)防護結構是一個好的選擇,也能節(jié)省I/OPAD上ESD元件的面積。

        壹芯微科技專注于“二,三極管、MOS(場效應管)、橋堆”研發(fā)、生產與銷售,20年行業(yè)經驗,擁有先進全自動化雙軌封裝生產線、高速檢測設備等,研發(fā)技術、芯片源自臺灣,專業(yè)生產流程管理及工程團隊,保障所生產每一批物料質量穩(wěn)定和更長久的使用壽命,實現(xiàn)高度自動化生產,大幅降低人工成本,促進更好的性價比優(yōu)勢!選擇壹芯微,還可為客戶提供參數選型替代,送樣測試,技術支持,售后服務等,如需了解更多詳情或最新報價,歡迎咨詢官網在線客服!

        手機號/微信:13534146615

        QQ:2881579535

        推薦閱讀

        【本文標簽】:

        【責任編輯】:壹芯微 版權所有:http://www.kannic.com/轉載請注明出處

        最新資訊

        1高效能源轉換:正激和反激開關電源的設計原理揭秘

        2突破性的儀表放大器抑制方法:優(yōu)化信號處理效率

        3優(yōu)化MOS管開關性能:應對米勒效應的最新技術與方法

        4優(yōu)化電路設計:7800系列穩(wěn)壓器的最佳實踐指南

        5三端穩(wěn)壓管內部結構解析:探秘穩(wěn)壓管電路的構成與工作原理

        6預防轉換器啟動時的輸出涌流:重要性與應對方法

        7實用指南:步步詳解如何搭建自己的隔離式半橋柵極驅動器系統(tǒng)

        8精益求精:優(yōu)化簡單電流監(jiān)測電路的性能與穩(wěn)定性

        9高效應對EMC挑戰(zhàn):電源PCB設計的5個關鍵步驟

        10全橋驅動螺線管技術:提高關斷速度的實用方法

        全國服務熱線13534146615

        地 址/Address

        工廠地址:安徽省六安市金寨產業(yè)園區(qū)
        深圳辦事處地址:深圳市福田區(qū)寶華大廈A1428
        中山辦事處地址:中山市古鎮(zhèn)長安燈飾配件城C棟11卡
        杭州辦事處:杭州市西湖區(qū)文三西路118號杭州電子商務大廈6層B座
        電話:13534146615 企業(yè)QQ:2881579535

        掃一掃!

        深圳市壹芯微科技有限公司 版權所有 | 備案號:粵ICP備2020121154號

        主站蜘蛛池模板: 白丝乳交内射一二三区| 日韩亚洲欧美最大| 少妇又紧又色又爽又刺激视频| 永久免费的AV网无码播放| 91精品久久久久久久久久精品厂| 亚洲一区在线成人av| 精品无码国产一区二区三区麻豆 | 国产欧美乱夫不卡无乱码| 日本一区二区视频在线视频最新| 国产黄色网站免费大全| 他揉捏她两乳不停呻吟人妻| 中文字幕在线日韩| 91免费 无码 国产| 无码超乳爆乳中文字幕久久| 最近2019年中文字幕视频| 免费看一级一级人妻片| 亚洲国产精品一区二区九九| 免费va国产高清大片在线99| 亚洲午夜成人精品电影在线观看| 国产亚洲福利一区二区免费看| 久热这里只精品视频99| 厦门市| 99re热这里只有精品视频| 辽宁省| 精品久久久中文字幕二区| 77se77亚洲欧美在线| 免费av深夜在线观看| 国产成人猎奇av在线播放| 欧美午夜在线| 国产又粗又猛又大爽老大爷| 极品少妇被无套内射久久| 色天天综合色天天久久婷婷| 国产美女被遭强高潮免费网站| 性一交一乱一伦一| 亚洲日韩欧洲无码av夜夜摸| 毛片大全真人在线| 无码人妻丰满熟妇精品区东京直播| 久久99热只有频精品6狠狠| 野花日本大全免费观看版动漫| AⅤ一区二区三区无卡无码| 亚洲综合色婷婷七月丁香|